AMD下代Zen6 CPU大變革!轉向全新D2D互連:能效延遲雙飛躍
時間:2025-10-10 06:24:46 出處:探索閱讀(143)
9月29日消息,變革據(jù)報道,全新AMD在下一代Zen 6處理器上計劃引入全新的互連黃??色??視頻頻足療D2D互連技術,以取代現(xiàn)有的延遲躍SERDES,目前這一技術變革已經(jīng)在Strix Halo APU上初現(xiàn)端倪。雙飛
AMD自Zen 2以來一直沿用SERDES PHY技術來實現(xiàn)CCD芯粒間的變革互連,但隨著技術的全新進步和需求的增加,現(xiàn)有的互連互連方式已經(jīng)逐漸顯得力不從心。
SERDES代表串行器/解串器,延遲躍主要用于將來自各個CCD的雙飛并行流量轉換為串行比特流,并在芯片之間傳輸,變革黃??色??視頻頻足療隨后解串器將串行數(shù)據(jù)流轉換。全新
這就出現(xiàn)了兩個缺點:串行化和解串行化過程需要能耗用于時鐘恢復、互連均衡以及編碼/解碼;其次,延遲躍數(shù)據(jù)流的雙飛轉換增加了芯片間通信的延遲,這也是現(xiàn)有技術的一個主要缺點。
隨著NPU等新功能的加入,AMD需要更穩(wěn)定、低開銷的帶寬來連接內(nèi)存和CCD,在Strix Halo APU中,AMD已經(jīng)對進行了大改進,這可能預示著Zen 6處理器的未來發(fā)展方向。
具體來說,AMD通過RDL(重分布層)在芯片間鋪設了許多短而細的并行線纜,這些線纜位于芯片下方的“中介層”中。
通過臺積電InFO-oS(集成扇出基板)技術,將線纜鋪設在硅芯片和有機基板之間,使得CPU架構能夠通過寬并行端口進行通信。
High Yield通過觀察Strix Halo的芯片設計發(fā)現(xiàn)了這一新方法,Strix Halo的芯片上有一個矩形的小墊片區(qū)域,這是InFO-oS的經(jīng)典表現(xiàn)形式,而原本的大“SERDES”模塊已被移除。
這種新的D2D互連方式顯著降低了功耗和延遲,因為不再需要串行化和解串行化過程,更重要的是,通過增加CPU架構中的端口數(shù)量,整體帶寬得到了顯著提升。
不過這種方法也帶來了設計上的復雜性,尤其是在多層RDL的設計中,以及需要改變布線優(yōu)先級,因為芯片下方的空間被用于扇出布線。
猜你喜歡
- 節(jié)后開門紅!滬指站穩(wěn)3900點創(chuàng)10年新高
- 第39屆泰山國際登山節(jié)在山東泰安開幕
- 魅族發(fā)布Flyme Auto 2車載系統(tǒng):全新小窗模式 支持AI讀心術
- 滴滴順風車嚴懲中途甩客:今年已有近1萬人被封禁
- 8 月全球半導體銷售649億美元:中國增長12.4%
- 內(nèi)存價格要起飛!美光全面暫停報價:傳DRAM要漲價20%
- 史上最強定制款 沒有之一!魅族22歸航·中華旗艦限定版發(fā)布:福建艦+055+J35
- 白云機場一飛機起飛前機翼驚現(xiàn)小鳥 官方:??恳粫壕惋w走了
- 真我GT8 Pro配備大師級對稱雙揚聲器:T0級音質表現(xiàn)